ITeszk5 Kikérdező

A VIK Wikiből
A lap korábbi változatát látod, amilyen Szigeti Donát (vitalap | szerkesztései) 2022. december 3., 21:34-kor történt szerkesztése után volt. (Új oldal, tartalma: „{{Kvízoldal |cím=Kikérdező }} == Mi igaz komplex programozható logikai eszközre (CPLD)? == {{kvízkérdés|típus=több|válasz=1,2,3,4}} #A logikai függvénye…”)
(eltér) ← Régebbi változat | Aktuális változat (eltér) | Újabb változat→ (eltér)
Ugrás a navigációhoz Ugrás a kereséshez
Kikérdező
Statisztika
Átlagteljesítmény
-
Eddigi kérdések
0
Kapott pontok
0
Alapbeállított pontozás
(+)
-
Beállítások
Minden kérdés látszik
-
Véletlenszerű sorrend
-
-


Mi igaz komplex programozható logikai eszközre (CPLD)?

Típus: több. Válasz: 1,2,3,4. Pontozás: nincs megadva.

  1. A logikai függvények megvalósítása ÉS mátrixszal történik
  2. A CPLD feladata általában a segédlogika előállítása.
  3. Nincs szükség külső konfiguráló memóriára, a reset után rögtön működik.
  4. Általában EEPROM segítségével konfigurálható.

Anti-fuse alapú konfigurálásra igaz, hogy

Típus: több. Válasz: 1,3. Pontozás: nincs megadva.

  1. Kis helyet foglal.
  2. Újrakonfigurálható
  3. Nagy nehézségek árán fejthető vissza
  4. Sérülékeny

Mi igaz ASIC áramkörökre?

Típus: több. Válasz: 1,2,3. Pontozás: nincs megadva.

  1. A sorozatszám igen széles határok között változhat (1 - több millió)
  2. Részben előre tervezettek
  3. Részben előre gyártottak
  4. Nagyon nagy számban gyártják

Mi igaz SoC áramkörökre?

Típus: több. Válasz: 1,2,3,4. Pontozás: nincs megadva.

  1. Mivel több integrált áramkör helyett 1-2 készül, a rendszer sokkal kisebb méretű is lehet.
  2. A memóriák integrálása nem mindig lehetséges, ezért gyakran pl. a DRAM-ot az SoC tetejére szerelik pl. package on package technológiával.
  3. Mivel az összes funkciót egy chipre integrálják, a rendszer összeszerelési költsége sokkal kisebb lesz.
  4. Mivel egy chipen van a rendszer megvalósítva, a késleltetés és a fogyasztás is kedvezőbb lesz.

Strukturált ASIC

Típus: több. Válasz: 2,3,4. Pontozás: nincs megadva.

  1. A késleltetés nagyobb lesz, mint FPGA esetén.
  2. Fémezés maszkjával konfigurálható.
  3. Hard IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
  4. Sokkal kisebb területen valósítható meg.

Mi igaz gate-array áramkörökre?

Típus: több. Válasz: 1,3,4. Pontozás: nincs megadva.

  1. Olcsóbb megoldás, mert a maszkok száma kevesebb.
  2. Az áramkör végleges funkciójának kialakítása fuse-ok vagy antifuse-ok kiégetésével történik.
  3. Sea of gates elrendezésben a chipen n és p csatornás MOS tranzisztorokat találunk, előre meghatározott mintázatban és pozícióban.
  4. Kompromisszum eredménye, mert sem az elkészített kapuk, sem a huzalozás nem optimális.

Mi igaz gate-array áramkörökre?

Típus: több. Válasz: 1,4. Pontozás: nincs megadva.

  1. Az áramkör végleges funkciójának kialakítása a fémezés meghatározásával történik.
  2. Kompromisszum eredménye, mert a felépítésből adódóan nem lehet kétbemenetű logikai kapuknál bonyolultabb kapukat készíteni.
  3. Sea of gates elrendezésben a chipen CMOS invertereket találunk, előre meghatározott mintázatban és pozícióban.
  4. Olcsóbb megoldás, mert a maszkok száma kevesebb.

Mi igaz gate-array áramkörökre?

Típus: több. Válasz: 1,3. Pontozás: nincs megadva.

  1. A késleltetés nagyobb, mint cellás áramkör esetében, mert sem a kapuk, sem a huzalozás nem optimális.
  2. Az áramkör végleges funkciójának kialakítása elektromos úton történik
  3. Kompromisszum eredménye, mert általában nem lehet a teljes rendelkezésre álló területet kihasználni
  4. A kapuk összekötésével tranzisztorokat lehet kialakítani.

== Egy FPGA-s megvalósítású rendszert ugyanazon a technológián alapuló standard cellás ASIC-re terveznek át. Várhatóan növekszik vagy csökken a chip területe? ==


Típus: egy. Válasz: 4. Pontozás: nincs megadva.

  1. növekszik
  2. a kérdés csak a pontos technológia ismeretében dönthető el
  3. nem változik
  4. csökken

Strukturált ASIC

Típus: több. Válasz: 3,4. Pontozás: nincs megadva.

  1. Soft IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
  2. SRAM vagy EEPROM alapon konfigurálható.
  3. A megvalósított rendszer kisebb fogyasztású lesz, mint FPGA esetén.
  4. A megvalósított rendszer maximális órajelfrekvenciája nagyobb lesz, mint FPGA esetén.