„ITeszk5 Kikérdező” változatai közötti eltérés
A VIK Wikiből
Új oldal, tartalma: „{{Kvízoldal |cím=Kikérdező }} == Mi igaz komplex programozható logikai eszközre (CPLD)? == {{kvízkérdés|típus=több|válasz=1,2,3,4}} #A logikai függvénye…” |
Nincs szerkesztési összefoglaló |
||
67. sor: | 67. sor: | ||
#A kapuk összekötésével tranzisztorokat lehet kialakítani. | #A kapuk összekötésével tranzisztorokat lehet kialakítani. | ||
== Egy FPGA-s megvalósítású rendszert ugyanazon a technológián | == Egy FPGA-s megvalósítású rendszert ugyanazon a technológián alapuló standard cellás ASIC-re terveznek át. Várhatóan növekszik vagy csökken a chip területe? == | ||
alapuló standard cellás ASIC-re terveznek át. Várhatóan növekszik | |||
vagy csökken a chip területe? == | |||
{{kvízkérdés|típus=egy|válasz=4}} | {{kvízkérdés|típus=egy|válasz=4}} |
A lap 2022. december 3., 22:35-kori változata
Mi igaz komplex programozható logikai eszközre (CPLD)?
- A logikai függvények megvalósítása ÉS mátrixszal történik
- A CPLD feladata általában a segédlogika előállítása.
- Nincs szükség külső konfiguráló memóriára, a reset után rögtön működik.
- Általában EEPROM segítségével konfigurálható.
Anti-fuse alapú konfigurálásra igaz, hogy
- Kis helyet foglal.
- Újrakonfigurálható
- Nagy nehézségek árán fejthető vissza
- Sérülékeny
Mi igaz ASIC áramkörökre?
- A sorozatszám igen széles határok között változhat (1 - több millió)
- Részben előre tervezettek
- Részben előre gyártottak
- Nagyon nagy számban gyártják
Mi igaz SoC áramkörökre?
- Mivel több integrált áramkör helyett 1-2 készül, a rendszer sokkal kisebb méretű is lehet.
- A memóriák integrálása nem mindig lehetséges, ezért gyakran pl. a DRAM-ot az SoC tetejére szerelik pl. package on package technológiával.
- Mivel az összes funkciót egy chipre integrálják, a rendszer összeszerelési költsége sokkal kisebb lesz.
- Mivel egy chipen van a rendszer megvalósítva, a késleltetés és a fogyasztás is kedvezőbb lesz.
Strukturált ASIC
- A késleltetés nagyobb lesz, mint FPGA esetén.
- Fémezés maszkjával konfigurálható.
- Hard IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
- Sokkal kisebb területen valósítható meg.
Mi igaz gate-array áramkörökre?
- Olcsóbb megoldás, mert a maszkok száma kevesebb.
- Az áramkör végleges funkciójának kialakítása fuse-ok vagy antifuse-ok kiégetésével történik.
- Sea of gates elrendezésben a chipen n és p csatornás MOS tranzisztorokat találunk, előre meghatározott mintázatban és pozícióban.
- Kompromisszum eredménye, mert sem az elkészített kapuk, sem a huzalozás nem optimális.
Mi igaz gate-array áramkörökre?
- Az áramkör végleges funkciójának kialakítása a fémezés meghatározásával történik.
- Kompromisszum eredménye, mert a felépítésből adódóan nem lehet kétbemenetű logikai kapuknál bonyolultabb kapukat készíteni.
- Sea of gates elrendezésben a chipen CMOS invertereket találunk, előre meghatározott mintázatban és pozícióban.
- Olcsóbb megoldás, mert a maszkok száma kevesebb.
Mi igaz gate-array áramkörökre?
- A késleltetés nagyobb, mint cellás áramkör esetében, mert sem a kapuk, sem a huzalozás nem optimális.
- Az áramkör végleges funkciójának kialakítása elektromos úton történik
- Kompromisszum eredménye, mert általában nem lehet a teljes rendelkezésre álló területet kihasználni
- A kapuk összekötésével tranzisztorokat lehet kialakítani.
Egy FPGA-s megvalósítású rendszert ugyanazon a technológián alapuló standard cellás ASIC-re terveznek át. Várhatóan növekszik vagy csökken a chip területe?
- növekszik
- a kérdés csak a pontos technológia ismeretében dönthető el
- nem változik
- csökken
Strukturált ASIC
- Soft IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
- SRAM vagy EEPROM alapon konfigurálható.
- A megvalósított rendszer kisebb fogyasztású lesz, mint FPGA esetén.
- A megvalósított rendszer maximális órajelfrekvenciája nagyobb lesz, mint FPGA esetén.