„Beágyazott rendszerek fejlesztése laboratórium” változatai közötti eltérés
A VIK Wikiből
Nincs szerkesztési összefoglaló |
laborok feltöltése |
||
18. sor: | 18. sor: | ||
| tárgyhonlap = http://www.mit.bme.hu/oktatas/targyak/vimim239 | | tárgyhonlap = http://www.mit.bme.hu/oktatas/targyak/vimim239 | ||
}} | }} | ||
A laborok a félév során 4 témakör köré csoportosulnak. | |||
== DSP 1. - Jelfeldolgozás DSP processzoron == | |||
'''2 alkalom (+1 bevezető előadás)''' | |||
'''Választható feladatok:''' | |||
* Decimáló FIR szűrő megvalósítása | |||
* LMS algoritmus megvalósítása | |||
* Periodikus jelek előállítása néhány Fourier-komponensből | |||
* Fáziszárt hurok (PLL) megvalósítása | |||
* Egyszerű dallamot játszó program megírása | |||
* Logaritmikus sweep-generátor megvalósítása | |||
* Valószínűségsűrűségfüggvény-mérő megvalósítása | |||
* Medián szűrő megvalósítása | |||
* FFT analizátor | |||
* Saját feladat kidolgozása | |||
== DSP 2. - Real-time operating system megvalósítása DSP-n == | |||
'''2 alkalom''' | |||
== LabVIEW == | |||
'''3 alkalom''' | |||
Egyszerűbb feladatok megoldása, majd egy sugárzás monitorozó készítése | |||
== EDK == | |||
'''3 alkalom''' | |||
Egy MicroBlaze processzoros rendszert kellett megvalósítani Spartan-3E FPGA-n. | |||
[[Category:Villanyszak]] | [[Category:Villanyszak]] |
A lap 2013. december 9., 18:23-kori változata
A laborok a félév során 4 témakör köré csoportosulnak.
DSP 1. - Jelfeldolgozás DSP processzoron
2 alkalom (+1 bevezető előadás)
Választható feladatok:
- Decimáló FIR szűrő megvalósítása
- LMS algoritmus megvalósítása
- Periodikus jelek előállítása néhány Fourier-komponensből
- Fáziszárt hurok (PLL) megvalósítása
- Egyszerű dallamot játszó program megírása
- Logaritmikus sweep-generátor megvalósítása
- Valószínűségsűrűségfüggvény-mérő megvalósítása
- Medián szűrő megvalósítása
- FFT analizátor
- Saját feladat kidolgozása
DSP 2. - Real-time operating system megvalósítása DSP-n
2 alkalom
LabVIEW
3 alkalom
Egyszerűbb feladatok megoldása, majd egy sugárzás monitorozó készítése
EDK
3 alkalom
Egy MicroBlaze processzoros rendszert kellett megvalósítani Spartan-3E FPGA-n.