2. mérés

A VIK Wikiből
(MeresLabor1Meres2 szócikkből átirányítva)

Ez az oldal a korábbi SCH wikiről lett áthozva.

Ha úgy érzed, hogy bármilyen formázási vagy tartalmi probléma van vele, akkor, kérlek, javíts rajta egy rövid szerkesztéssel!

Ha nem tudod, hogyan indulj el, olvasd el a migrálási útmutatót.


vissza a Mérés 1 tárgyhoz


A mérési útmutató olvasása előtt szerintem célszerű feltelepíteni az Intronix Logicport programját, mert:

  • a méréseket ebben a programban kell majd végezni,
  • a mérési útmutató otthoni elolvasása során real-time megtekinthetők a beállítások/menüpontok, és így nem a laborban fogjátok először látni a programot.

A logikai analizátor lényege: az FPGA panelt a Logicporton keresztül a számítógéphez illesztve, az FPGA-ból kimenő jeleket vizsgálhatjuk meg, amit a Logicport programja egy szokásos idődiagrammon jelenít meg. Ezen kívül különböző trigger beállításokat állíthatunk be feltételnek, stb... Mire jó ez az egész? Hibakereséskor baromi jól jön, amikor csak egy "fekete dobozunk" van, viszont konkrét Verilog forráskódot nem látunk, illetve soros átviteli protokollok mérésekor is nagyon hasznos. (Következő mérések...)

A trigger feltételekre mindig figyeljetek, hogy egy adott feladathoz csak az ahhoz tartozó feltételek legyenek beállítva, se több, se kevesebb!

Intronix Logicport demo

A programot csak demo módban tudjátok futtatni, Logicport hardware híján:


-- Tóth Gábor - 2010.09.25.