„ITeszk5 Kikérdező” változatai közötti eltérés

Nincs szerkesztési összefoglaló
egyforma kerdesekre a valaszok osszevonva
 
(5 közbenső módosítás, amit 2 másik szerkesztő végzett, nincs mutatva)
1. sor: 1. sor:
{{Kvízoldal
{{kvízoldal|cím=Kikérdező|pontozás=-}}
|cím=Kikérdező
}}


== Mi igaz komplex programozható logikai eszközre (CPLD)? ==
== A programozható logikai eszközök: ==
 
{{kvízkérdés|típus=több|válasz=2,3|pontozás=-}}
{{kvízkérdés|típus=több|válasz=1,2,3,4}}
# A konfigurálás egy maszk programozásával történik
#A logikai függvények megvalósítása ÉS mátrixszal történik
# Statikus RAM alapú konfigurálás esetén a rendszer működés közben újrakonfigurálható.
#A CPLD feladata általában a segédlogika előállítása.
# Statikus RAM alapú konfigurálás esetén a rendszer indulásakor ezt fel kell tölteni pl. Egy flash EEPROM-ból.
#Nincs szükség külső konfiguráló memóriára, a reset után rögtön működik.
# A logikai funkció adott, az alapkapuk, de az összeköttetés programozható.
#Általában EEPROM segítségével konfigurálható.


== Anti-fuse alapú konfigurálásra igaz, hogy ==
== Anti-fuse alapú konfigurálásra igaz, hogy ==
{{kvízkérdés|típus=több|válasz=1,3|pontozás=-}}
# Kis helyet foglal.
# Újrakonfigurálható
# Nagy nehézségek árán fejthető vissza
# Sérülékeny


{{kvízkérdés|típus=több|válasz=1,3}}
== Az SRAM alapú konfigurálásra igaz, hogy ==
#Kis helyet foglal.
{{kvízkérdés|típus=több|válasz=2,3,4,5|pontozás=-}}
#Újrakonfigurálható
# A programozási ciklusok száma korlátozott.
#Nagy nehézségek árán fejthető vissza
# Nem igényel különleges technológiát.
#Sérülékeny
# Sérülékeny
# A programozás megvalósítása nagy chip területet foglal
# Tetszőlegesen sokszor újraprogramozható
# Nagyon nehezen visszafejthető, így titkosításra nincs szükség.
# Előny, hogy kis területet, mindössze 6 tranzisztornyi helyet foglal.
# Nem sérülékeny


== Mi igaz ASIC áramkörökre? ==
== Az alábbi állítások közül melyekben igaz az állítás és a magyarázat is? ==
{{kvízkérdés|típus=több|válasz=1,4|pontozás=-}}
# Az anti-fuse alapú konfigurálás nehezen visszafejthető, mert az átégetett anti-fuse-okat kellene valamilyen módszerrel feltérképezni.
# A flash alapú konfigurálás a legkorszerűbb, mert egy tranzisztor tárolja az információt.
# Anti-fuse alapú konfigurálás esetén lesz a PLD a leggyorsabb, mert az anti-fuse kiégetése kevés energiát igényel.
# Az SRAM alapú konfigurálás gyakori, mivel standard CMOS technológián megvalósítható, nincs szükség speciális technológiára.


{{kvízkérdés|típus=több|válasz=1,2,3}}
== Egy FPGA-s digitális rendszert ugyanolyan technológián alapuló standard cellás áramkörre terveznek át. Várhatóan kisebb vagy nagyobb lesz az áttervezett rendszer fogyasztása? ==
#A sorozatszám igen széles határok között változhat (1 - több millió)
{{kvízkérdés|típus=egy|válasz=1|pontozás=-}}
#Részben előre tervezettek
# Csökken
#Részben előre gyártottak
# A kérdés csak a pontos technológia ismeretében dönthető el
#Nagyon nagy számban gyártják
# Nem változik
# Növekszik


== Mi igaz SoC áramkörökre? ==
== Egy FPGA-s megvalósítású rendszert ugyanazon a technológián alapuló standard cellás ASIC-re terveznek át. Várhatóan növekszik vagy csökken a chip területe? ==
{{kvízkérdés|típus=egy|válasz=3|pontozás=-}}
# Növekszik
# A kérdés csak a pontos technológia ismeretében dönthető el
# Csökken
# Nem változik


{{kvízkérdés|típus=több|válasz=1,2,3,4}}
== Kereskedelmi forgalomban szabadon kapható programozható logikai eszközökre igaz, hogy ==
#Mivel több integrált áramkör helyett 1-2 készül, a rendszer sokkal kisebb méretű is lehet.
{{kvízkérdés|típus=több|válasz=1,3|pontozás=-}}
#A memóriák integrálása nem mindig lehetséges, ezért gyakran pl. a DRAM-ot az SoC tetejére szerelik pl. package on package technológiával.
# A programozás elektromos úton történik.
#Mivel az összes funkciót egy chipre integrálják, a rendszer összeszerelési költsége sokkal kisebb lesz.
# A nem sérülékeny (non-volatile) programozás statikus RAM alapú
#Mivel egy chipen van a rendszer megvalósítva, a késleltetés és a fogyasztás is kedvezőbb lesz.
# A logikai funkció és az összeköttetés programozható.
# A non volatile konfiguráció minden esetben végleges, azt megváltoztatni nem lehet.


== Strukturált ASIC ==
== Mi igaz ASIC áramkörökre? ==
{{kvízkérdés|típus=több|válasz=1,2,3|pontozás=-}}
# A sorozatszám igen széles határok között változhat (1 - több millió)
# Részben előre tervezettek
# Részben előre gyártottak
# Nagyon nagy számban gyártják


{{kvízkérdés|típus=több|válasz=2,3,4}}
== Mi igaz FPGA-kra? ==
#A késleltetés nagyobb lesz, mint FPGA esetén.
{{kvízkérdés|típus=több|válasz=1,2|pontozás=-}}
#Fémezés maszkjával konfigurálható.
# A kombinációs logika megvalósítására LUT-ot használnak.
#Hard IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
# Modern FPGA-kban a logikai blokk viszonylag egyszerű felépítésű, de az áramkör sok logikai blokkot tartalmaz.
#Sokkal kisebb területen valósítható meg.
# A konfiguráló erőforrások a chip kis részét foglalják csak el.
# A konfigurálható logikai blokkokkal minden logika hatékonyan valósítható meg.


== Mi igaz gate-array áramkörökre? ==
== Mi igaz SoC áramkörökre? ==
 
{{kvízkérdés|típus=több|válasz=1,2,3,4,6,7|pontozás=-}}
{{kvízkérdés|típus=több|válasz=1,3,4}}
# Mivel több integrált áramkör helyett 1-2 készül, a rendszer sokkal kisebb méretű is lehet.
#Olcsóbb megoldás, mert a maszkok száma kevesebb.
# A memóriák integrálása nem mindig lehetséges, ezért gyakran pl. A DRAM-ot az SoC tetejére szerelik pl. Package on package technológiával.
#Az áramkör végleges funkciójának kialakítása fuse-ok vagy antifuse-ok kiégetésével történik.
# Mivel az összes funkciót egy chipre integrálják, a rendszer összeszerelési költsége sokkal kisebb lesz.
#Sea of gates elrendezésben a chipen n és p csatornás MOS tranzisztorokat találunk, előre meghatározott mintázatban és pozícióban.
# Mivel egy chipen van a rendszer megvalósítva, a késleltetés és a fogyasztás is kedvezőbb lesz.
#Kompromisszum eredménye, mert sem az elkészített kapuk, sem a huzalozás nem optimális.
# Több kisebb helyett egy nagy integrált áramkört kell gyártani, így annak gyártási kihozatala jobb lesz.
# Mivel egy chipen van a rendszer megvalósítva, kisebb méretű lesz.
# Egy teljes rendszert valósítanak meg egy integrált áramkörben.
# Az analóg áramköri részleteket külön kell megvalósítani.


== Mi igaz gate-array áramkörökre? ==
== Mi igaz gate-array áramkörökre? ==
{{kvízkérdés|típus=több|válasz=1,3,4,5,8,10|pontozás=-}}
# Olcsóbb megoldás, mert a maszkok száma kevesebb.
# Az áramkör végleges funkciójának kialakítása fuse-ok vagy antifuse-ok kiégetésével történik.
# Sea of gates elrendezésben a chipen n és p csatornás MOS tranzisztorokat találunk, előre meghatározott mintázatban és pozícióban.
# Kompromisszum eredménye, mert sem az elkészített kapuk, sem a huzalozás nem optimális.
# Az áramkör végleges funkciójának kialakítása a fémezés meghatározásával történik.
# Kompromisszum eredménye, mert a felépítésből adódóan nem lehet kétbemenetű logikai kapuknál bonyolultabb kapukat készíteni.
# Sea of gates elrendezésben a chipen CMOS invertereket találunk, előre meghatározott mintázatban és pozícióban.
# A késleltetés nagyobb, mint cellás áramkör esetében, mert sem a kapuk, sem a huzalozás nem optimális.
# Az áramkör végleges funkciójának kialakítása elektromos úton történik
# Kompromisszum eredménye, mert általában nem lehet a teljes rendelkezésre álló területet kihasználni
# A kapuk összekötésével tranzisztorokat lehet kialakítani.


{{kvízkérdés|típus=több|válasz=1,4}}
== Mi igaz komplex programozható logikai eszközre (CPLD)? ==
#Az áramkör végleges funkciójának kialakítása a fémezés meghatározásával történik.
{{kvízkérdés|típus=több|válasz=1,2,3,4|pontozás=-}}
#Kompromisszum eredménye, mert a felépítésből adódóan nem lehet kétbemenetű logikai kapuknál bonyolultabb kapukat készíteni.
# A logikai függvények megvalósítása ÉS mátrixszal történik
#Sea of gates elrendezésben a chipen CMOS invertereket találunk, előre meghatározott mintázatban és pozícióban.
# A CPLD feladata általában a segédlogika előállítása.
#Olcsóbb megoldás, mert a maszkok száma kevesebb.
# Nincs szükség külső konfiguráló memóriára, a reset után rögtön működik.
 
# Általában EEPROM segítségével konfigurálható.
== Mi igaz gate-array áramkörökre? ==
# Általában SRAM segítségével konfigurálható.
 
# A logikai függvények megvalósítása LUT-tal történik.
{{kvízkérdés|típus=több|válasz=1,3}}
# A legnagyobb bonyolultságú PLD, innen ered a név is.
#A késleltetés nagyobb, mint cellás áramkör esetében, mert sem a kapuk, sem a huzalozás nem optimális.
#Az áramkör végleges funkciójának kialakítása elektromos úton történik
#Kompromisszum eredménye, mert általában nem lehet a teljes rendelkezésre álló területet kihasználni
#A kapuk összekötésével tranzisztorokat lehet kialakítani.
 
== Egy FPGA-s megvalósítású rendszert ugyanazon a technológián alapuló standard cellás ASIC-re terveznek át. Várhatóan növekszik vagy csökken a chip területe? ==


{{kvízkérdés|típus=egy|válasz=4}}
== Mi igaz standard cellás ASIC áramkörökre? ==
#növekszik
{{kvízkérdés|típus=több|válasz=2,5,6,8|pontozás=-}}
#a kérdés csak a pontos technológia ismeretében dönthető el
# A cellák csak alapkapukat tartalmaznak (NAND, NOR, inverter)
#nem változik
# Az összeköttetések helye (táp, föld, be és kimenetek) előre rögzítettek.
#csökken
# A cellakönyvtárat általában önkéntesek fejlesztik és tartják karban.
# A cellák szélessége és magassága adott értékű
# A cellakönyvtár elemei előre tervezettek.
# A tervezés a standard cellák elhelyezéséből és huzalozásából áll.
# Standard cella esetén a cellák maszkjai nem kell legyártani, ezért a gyártás sokkal olcsóbb is lehet.
# A cellák magassága adott értékű, szélessége változhat a logikai funkció függvényében.


== Strukturált ASIC ==
== Strukturált ASIC ==
 
{{kvízkérdés|típus=több|válasz=2,3,4,7,8|pontozás=-}}
{{kvízkérdés|típus=több|válasz=3,4}}
# A késleltetés nagyobb lesz, mint FPGA esetén.
#Soft IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
# Fémezés maszkjával konfigurálható.
#SRAM vagy EEPROM alapon konfigurálható.
# Hard IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
#A megvalósított rendszer kisebb fogyasztású lesz, mint FPGA esetén.
# Sokkal kisebb területen valósítható meg.
#A megvalósított rendszer maximális órajelfrekvenciája nagyobb lesz, mint FPGA esetén.
# Soft IP blokkokat és konfigurálható logikát és összeköttetéseket tartalmaz.
# SRAM vagy EEPROM alapon konfigurálható.
# A megvalósított rendszer kisebb fogyasztású lesz, mint FPGA esetén.
# A megvalósított rendszer maximális órajelfrekvenciája nagyobb lesz, mint FPGA esetén.
A lap eredeti címe: „https://vik.wiki/ITeszk5_Kikérdező